智能车制作

 找回密码
 注册

扫一扫,访问微社区

楼主: chenrunshe_007
打印 上一主题 下一主题

关于PLL超频的个人心得

    [复制链接]

0

主题

22

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
228
威望
193
贡献
29
兑换币
0
注册时间
2010-3-20
在线时间
3 小时
71#
发表于 2010-3-27 12:12:00 | 只看该作者
顶顶
回复 支持 反对

使用道具 举报

4

主题

215

帖子

0

精华

高级会员

Rank: 4

积分
622
QQ
威望
475
贡献
55
兑换币
20
注册时间
2010-3-8
在线时间
46 小时
72#
发表于 2010-4-1 22:20:41 | 只看该作者
你果然是牛人
回复 支持 反对

使用道具 举报

0

主题

66

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
324
威望
236
贡献
24
兑换币
0
注册时间
2009-9-21
在线时间
32 小时
73#
发表于 2010-4-2 23:06:33 | 只看该作者
这样啊
回复 支持 反对

使用道具 举报

14

主题

161

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
1382
QQ
威望
406
贡献
768
兑换币
10
注册时间
2009-9-4
在线时间
104 小时
74#
发表于 2010-4-3 09:09:25 | 只看该作者
谢谢!@!!!
回复 支持 反对

使用道具 举报

19

主题

160

帖子

0

精华

高级会员

Rank: 4

积分
919
QQ
威望
487
贡献
284
兑换币
0
注册时间
2009-11-4
在线时间
74 小时
75#
发表于 2010-4-3 09:53:15 | 只看该作者
编辑过的就是爽
回复 支持 反对

使用道具 举报

1

主题

22

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
295
威望
248
贡献
31
兑换币
0
注册时间
2009-11-25
在线时间
8 小时
76#
发表于 2010-4-3 10:29:49 | 只看该作者
新手,刚刚开始研究程序~发现老手就是不一样,细致入微,多多学习
回复 支持 反对

使用道具 举报

0

主题

47

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
266
威望
233
贡献
21
兑换币
4
注册时间
2009-4-17
在线时间
6 小时
77#
发表于 2010-4-3 10:33:23 | 只看该作者
这贴不能不顶啊
回复 支持 反对

使用道具 举报

0

主题

47

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
266
威望
233
贡献
21
兑换币
4
注册时间
2009-4-17
在线时间
6 小时
78#
发表于 2010-4-3 10:33:26 | 只看该作者
这贴不能不顶啊
回复 支持 反对

使用道具 举报

11

主题

212

帖子

0

精华

常驻嘉宾

侠客

Rank: 8Rank: 8

积分
5969

论坛元老奖章

威望
2649
贡献
3234
兑换币
0
注册时间
2010-1-13
在线时间
43 小时
79#
发表于 2010-4-4 09:45:54 | 只看该作者
大虾啊,受教了!
回复 支持 反对

使用道具 举报

11

主题

212

帖子

0

精华

常驻嘉宾

侠客

Rank: 8Rank: 8

积分
5969

论坛元老奖章

威望
2649
贡献
3234
兑换币
0
注册时间
2010-1-13
在线时间
43 小时
80#
发表于 2010-4-4 10:30:41 | 只看该作者
本帖最后由 632693521 于 2010-4-4 10:33 编辑

回复 1# chenrunshe_007

先回答你的两个问题:
第一,当然是追求稳定更重要些,一切比赛,首要目的是要成功跑完全场,然后再追求速度;前者没问题情况下才考虑速度;个人理解!
第二,超频多了当然会导致系统运行不稳定,一般来说,好些器件,程序用不了那么高的超频,而且,若是搞的话,在ATD,PWM等模块分频时还要麻烦些,而且一些通道处理速度没那么快,例如,对于AD转换来说,它的转换周期包括采样时间和运算时间。如果频率太高,则采样时间过短。这对于输出阻抗比较大或信号频率比较高的信号来说,就会产生较大的采样误差,那么AD转换的精度就会受较大的影响。
本人关于PLL还是有些问题不懂,还希望你多多指教:
                当你选择倍频时(PLLSEL=1),你的系统频率是等于锁相环频率(PLLCLK),
                当你不选择倍频时(PLLSEL=0),你的系统频率是等于振荡器频率(OSCCLK),而你的总线频率(Bus Clock)是始终等于你系统频率的1/2;    OSCCLK(振荡器频率,即你的晶振)
      问题1:若是一般不设置的话,PLLSEL默认是?;若是0的话,我用的是xs128的板子,16M晶振,那么Bus Clock=8M?那设置PLL还有什么意义?
     问题2:楼上说想提高超频,那不知可提高频率不要超过VCO的上限,是多少??fVCO= 2*fOSC*(SYNDIV + 1)/(REFDIV + 1);fPLL= fVCO/(2 × POSTDIV);fBUS= fPLL/2 ;与PLLCLK = 2 x OSCCLK x [SYNR + 1]/[REFDV + 1] 岂不是不一样?不知道两者的区别,是型号不同的原因吗??
   问题3:POSTDIV是指?一般编程我也没用到这个,用的是REFDV寄存器;
  问题比较碎,谢谢了!!
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关于我们|联系我们|小黑屋|智能车制作 ( 黑ICP备2022002344号

GMT+8, 2024-6-16 23:39 , Processed in 0.044175 second(s), 26 queries , Gzip On.

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回复 返回顶部 返回列表