中级会员
- 积分
- 227
- 威望
- 123
- 贡献
- 72
- 兑换币
- 18
- 注册时间
- 2012-10-11
- 在线时间
- 16 小时
- 毕业学校
- 河北工程大学
|
第一章端口整合模块
端口A,B和K为通用I/O接口
端口E 整合了IRQ,XIRQ中断输入
端口T 整合了1个定时模块
端口S 整合了2个SCI模块和1个SPI模块
端口M 整合了1个MSCAN
端口P 整合了PWM 模块,同时可用作外部中断源输入
端口H 和J 为通用I/O接口,同时可用作外部中断源输入
端口AD 整合了1个16位通道ATD模块
大部分I/O引脚可由相应的寄存器位来配置选择数据方向、驱动能力,使能
上拉或下拉式装置。
当用作通用IO 口时,所有的端口都有数据寄存器和数据方向寄存器。
对于端口T, S, M, P, H, 和J 有基于每个针脚的上拉和下拉控制寄存器。
对于端口AD 有基于每个针脚的上拉寄存器。
对于端口A、B、E 和K,有一个基于端口的上拉控制寄存器。
对于端口T, S, M, P, H, J, 和AD,有基于每个针脚的降额输出驱动控制寄
存器。
对于端口A, B, E, 和K, 有一个基于端口的降额输出驱动控制寄存器。
对于端口S、M,有漏极开路(线或)控制寄存器。
对于端口P、H 和J, 有基于每个针脚的中断标志寄存器。
纯通用IO端口共计有41个,分别是:
PA[7:0]
PB[7:0]
PE[6:5]
PE[3:2]
PK[7,5:0]
PM[7:6]
PH[7:0] (带中断输入)
PJ[7:6] (带中断输入)
PJ[1:0] (带中断输入)
|
本帖子中包含更多资源
您需要 登录 才可以下载或查看,没有帐号?注册
x
|