扫一扫,访问微社区
6
9
0
注册会员
此电路的作者是土耳其的默默德 奥兹柏克。
MCU 在 I/O 管脚加一个高逻辑电平,使Q2导通,将Node A 拉低至低点评,打开Q3, 关闭Q4, Node B 上的电压变为15V,Q1关断。
然后,MCU将I/O管脚切换为低,Q2关,Q1关,通过R1, 缓慢升至高逻辑电平,当Node A上的电压达到Q3和Q4构成的反相器开关值时,Q3关,Q4通。
这个设计节约了一些I/O管脚,但是增加了功耗。设计所需元器件可查询1N4148
使用道具 举报
本版积分规则 发表回复 回帖并转播 回帖后跳转到最后一页
关于我们|联系我们|小黑屋|智能车制作 ( 黑ICP备2022002344号 )
GMT+8, 2024-11-5 21:51 , Processed in 0.081161 second(s), 30 queries , Gzip On.
Powered by Discuz! X3.2
© 2001-2013 Comsenz Inc.